-
Notifications
You must be signed in to change notification settings - Fork 0
/
241Project2.fit.rpt
executable file
·4034 lines (3951 loc) · 582 KB
/
241Project2.fit.rpt
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
Fitter report for 241Project2
Fri Nov 22 16:18:26 2013
Quartus II 64-Bit Version 11.1 Build 259 01/25/2012 Service Pack 2 SJ Full Version
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Fitter Summary
3. Fitter Settings
4. Parallel Compilation
5. Ignored Assignments
6. Incremental Compilation Preservation Summary
7. Incremental Compilation Partition Settings
8. Incremental Compilation Placement Preservation
9. Pin-Out File
10. Fitter Resource Usage Summary
11. Fitter Partition Statistics
12. Input Pins
13. Output Pins
14. Bidir Pins
15. I/O Bank Usage
16. All Package Pins
17. PLL Summary
18. PLL Usage
19. Output Pin Default Load For Reported TCO
20. Fitter Resource Utilization by Entity
21. Delay Chain Summary
22. Pad To Core Delay Chain Fanout
23. Control Signals
24. Global & Other Fast Signals
25. Non-Global High Fan-Out Signals
26. Fitter RAM Summary
27. Interconnect Usage Summary
28. LAB Logic Elements
29. LAB-wide Signals
30. LAB Signals Sourced
31. LAB Signals Sourced Out
32. LAB Distinct Inputs
33. Fitter Device Options
34. Operating Settings and Conditions
35. Estimated Delay Added for Hold Timing Summary
36. Estimated Delay Added for Hold Timing Details
37. Fitter Messages
38. Fitter Suppressed Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2011 Altera Corporation
Your use of Altera Corporation's design tools, logic functions
and other software and tools, and its AMPP partner logic
functions, and any output files from any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Altera Program License
Subscription Agreement, Altera MegaCore Function License
Agreement, or other applicable license agreement, including,
without limitation, that your use is for the sole purpose of
programming logic devices manufactured by Altera and sold by
Altera or its authorized distributors. Please refer to the
applicable agreement for further details.
+-------------------------------------------------------------------------------------+
; Fitter Summary ;
+------------------------------------+------------------------------------------------+
; Fitter Status ; Successful - Fri Nov 22 16:18:26 2013 ;
; Quartus II 64-Bit Version ; 11.1 Build 259 01/25/2012 SP 2 SJ Full Version ;
; Revision Name ; 241Project2 ;
; Top-level Entity Name ; toplevel ;
; Family ; Cyclone II ;
; Device ; EP2C35F672C6 ;
; Timing Models ; Final ;
; Total logic elements ; 3,630 / 33,216 ( 11 % ) ;
; Total combinational functions ; 3,622 / 33,216 ( 11 % ) ;
; Dedicated logic registers ; 581 / 33,216 ( 2 % ) ;
; Total registers ; 581 ;
; Total pins ; 104 / 475 ( 22 % ) ;
; Total virtual pins ; 0 ;
; Total memory bits ; 122,880 / 483,840 ( 25 % ) ;
; Embedded Multiplier 9-bit elements ; 0 / 70 ( 0 % ) ;
; Total PLLs ; 1 / 4 ( 25 % ) ;
+------------------------------------+------------------------------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Settings ;
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
; Option ; Setting ; Default Value ;
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
; Device ; EP2C35F672C6 ; ;
; Minimum Core Junction Temperature ; 0 ; ;
; Maximum Core Junction Temperature ; 85 ; ;
; Fit Attempts to Skip ; 0 ; 0.0 ;
; Use smart compilation ; Off ; Off ;
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On ; On ;
; Enable compact report table ; Off ; Off ;
; Auto Merge PLLs ; On ; On ;
; Ignore PLL Mode When Merging PLLs ; Off ; Off ;
; Router Timing Optimization Level ; Normal ; Normal ;
; Placement Effort Multiplier ; 1.0 ; 1.0 ;
; Router Effort Multiplier ; 1.0 ; 1.0 ;
; Always Enable Input Buffers ; Off ; Off ;
; Optimize Hold Timing ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
; Optimize Multi-Corner Timing ; Off ; Off ;
; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ;
; Optimize Timing ; Normal compilation ; Normal compilation ;
; Optimize Timing for ECOs ; Off ; Off ;
; Regenerate full fit report during ECO compiles ; Off ; Off ;
; Optimize IOC Register Placement for Timing ; Normal ; Normal ;
; Limit to One Fitting Attempt ; Off ; Off ;
; Final Placement Optimizations ; Automatically ; Automatically ;
; Fitter Aggressive Routability Optimizations ; Automatically ; Automatically ;
; Fitter Initial Placement Seed ; 1 ; 1 ;
; PCI I/O ; Off ; Off ;
; Weak Pull-Up Resistor ; Off ; Off ;
; Enable Bus-Hold Circuitry ; Off ; Off ;
; Auto Global Memory Control Signals ; Off ; Off ;
; Auto Packed Registers ; Auto ; Auto ;
; Auto Delay Chains ; On ; On ;
; Perform Physical Synthesis for Combinational Logic for Fitting ; Off ; Off ;
; Perform Physical Synthesis for Combinational Logic for Performance ; Off ; Off ;
; Perform Register Duplication for Performance ; Off ; Off ;
; Perform Logic to Memory Mapping for Fitting ; Off ; Off ;
; Perform Register Retiming for Performance ; Off ; Off ;
; Perform Asynchronous Signal Pipelining ; Off ; Off ;
; Fitter Effort ; Auto Fit ; Auto Fit ;
; Physical Synthesis Effort Level ; Normal ; Normal ;
; Auto Global Clock ; On ; On ;
; Auto Global Register Control Signals ; On ; On ;
; Force Fitter to Avoid Periphery Placement Warnings ; Off ; Off ;
+----------------------------------------------------------------------------+--------------------------------+--------------------------------+
+------------------------------------------+
; Parallel Compilation ;
+----------------------------+-------------+
; Processors ; Number ;
+----------------------------+-------------+
; Number detected on machine ; 4 ;
; Maximum allowed ; 4 ;
; ; ;
; Average used ; 1.63 ;
; Maximum used ; 4 ;
; ; ;
; Usage by Processor ; % Time Used ;
; 1 processor ; 100.0% ;
; 2-4 processors ; 6.3% ;
+----------------------------+-------------+
+-------------------------------------------------------------------------------------------+
; Ignored Assignments ;
+----------+----------------+--------------+---------------+---------------+----------------+
; Name ; Ignored Entity ; Ignored From ; Ignored To ; Ignored Value ; Ignored Source ;
+----------+----------------+--------------+---------------+---------------+----------------+
; Location ; ; ; AUD_ADCDAT ; PIN_B5 ; QSF Assignment ;
; Location ; ; ; AUD_ADCLRCK ; PIN_C5 ; QSF Assignment ;
; Location ; ; ; AUD_BCLK ; PIN_B4 ; QSF Assignment ;
; Location ; ; ; AUD_DACDAT ; PIN_A4 ; QSF Assignment ;
; Location ; ; ; AUD_DACLRCK ; PIN_C6 ; QSF Assignment ;
; Location ; ; ; AUD_XCK ; PIN_A5 ; QSF Assignment ;
; Location ; ; ; CLOCK_27 ; PIN_D13 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[0] ; PIN_T6 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[10] ; PIN_Y1 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[11] ; PIN_V5 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[1] ; PIN_V4 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[2] ; PIN_V3 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[3] ; PIN_W2 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[4] ; PIN_W1 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[5] ; PIN_U6 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[6] ; PIN_U7 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[7] ; PIN_U5 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[8] ; PIN_W4 ; QSF Assignment ;
; Location ; ; ; DRAM_ADDR[9] ; PIN_W3 ; QSF Assignment ;
; Location ; ; ; DRAM_BA_0 ; PIN_AE2 ; QSF Assignment ;
; Location ; ; ; DRAM_BA_1 ; PIN_AE3 ; QSF Assignment ;
; Location ; ; ; DRAM_CAS_N ; PIN_AB3 ; QSF Assignment ;
; Location ; ; ; DRAM_CKE ; PIN_AA6 ; QSF Assignment ;
; Location ; ; ; DRAM_CLK ; PIN_AA7 ; QSF Assignment ;
; Location ; ; ; DRAM_CS_N ; PIN_AC3 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[0] ; PIN_V6 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[10] ; PIN_AB1 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[11] ; PIN_AA4 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[12] ; PIN_AA3 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[13] ; PIN_AC2 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[14] ; PIN_AC1 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[15] ; PIN_AA5 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[1] ; PIN_AA2 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[2] ; PIN_AA1 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[3] ; PIN_Y3 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[4] ; PIN_Y4 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[5] ; PIN_R8 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[6] ; PIN_T8 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[7] ; PIN_V7 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[8] ; PIN_W6 ; QSF Assignment ;
; Location ; ; ; DRAM_DQ[9] ; PIN_AB2 ; QSF Assignment ;
; Location ; ; ; DRAM_LDQM ; PIN_AD2 ; QSF Assignment ;
; Location ; ; ; DRAM_RAS_N ; PIN_AB4 ; QSF Assignment ;
; Location ; ; ; DRAM_UDQM ; PIN_Y5 ; QSF Assignment ;
; Location ; ; ; DRAM_WE_N ; PIN_AD3 ; QSF Assignment ;
; Location ; ; ; ENET_CLK ; PIN_B24 ; QSF Assignment ;
; Location ; ; ; ENET_CMD ; PIN_A21 ; QSF Assignment ;
; Location ; ; ; ENET_CS_N ; PIN_A23 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[0] ; PIN_D17 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[10] ; PIN_C19 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[11] ; PIN_D19 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[12] ; PIN_B19 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[13] ; PIN_A19 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[14] ; PIN_E18 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[15] ; PIN_D18 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[1] ; PIN_C17 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[2] ; PIN_B18 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[3] ; PIN_A18 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[4] ; PIN_B17 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[5] ; PIN_A17 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[6] ; PIN_B16 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[7] ; PIN_B15 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[8] ; PIN_B20 ; QSF Assignment ;
; Location ; ; ; ENET_DATA[9] ; PIN_A20 ; QSF Assignment ;
; Location ; ; ; ENET_INT ; PIN_B21 ; QSF Assignment ;
; Location ; ; ; ENET_RD_N ; PIN_A22 ; QSF Assignment ;
; Location ; ; ; ENET_RST_N ; PIN_B23 ; QSF Assignment ;
; Location ; ; ; ENET_WR_N ; PIN_B22 ; QSF Assignment ;
; Location ; ; ; EXT_CLOCK ; PIN_P26 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[0] ; PIN_AC18 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[10] ; PIN_AE17 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[11] ; PIN_AF17 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[12] ; PIN_W16 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[13] ; PIN_W15 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[14] ; PIN_AC16 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[15] ; PIN_AD16 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[16] ; PIN_AE16 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[17] ; PIN_AC15 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[18] ; PIN_AB15 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[19] ; PIN_AA15 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[1] ; PIN_AB18 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[20] ; PIN_Y15 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[21] ; PIN_Y14 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[2] ; PIN_AE19 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[3] ; PIN_AF19 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[4] ; PIN_AE18 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[5] ; PIN_AF18 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[6] ; PIN_Y16 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[7] ; PIN_AA16 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[8] ; PIN_AD17 ; QSF Assignment ;
; Location ; ; ; FL_ADDR[9] ; PIN_AC17 ; QSF Assignment ;
; Location ; ; ; FL_CE_N ; PIN_V17 ; QSF Assignment ;
; Location ; ; ; FL_DQ[0] ; PIN_AD19 ; QSF Assignment ;
; Location ; ; ; FL_DQ[1] ; PIN_AC19 ; QSF Assignment ;
; Location ; ; ; FL_DQ[2] ; PIN_AF20 ; QSF Assignment ;
; Location ; ; ; FL_DQ[3] ; PIN_AE20 ; QSF Assignment ;
; Location ; ; ; FL_DQ[4] ; PIN_AB20 ; QSF Assignment ;
; Location ; ; ; FL_DQ[5] ; PIN_AC20 ; QSF Assignment ;
; Location ; ; ; FL_DQ[6] ; PIN_AF21 ; QSF Assignment ;
; Location ; ; ; FL_DQ[7] ; PIN_AE21 ; QSF Assignment ;
; Location ; ; ; FL_OE_N ; PIN_W17 ; QSF Assignment ;
; Location ; ; ; FL_RST_N ; PIN_AA18 ; QSF Assignment ;
; Location ; ; ; FL_WE_N ; PIN_AA17 ; QSF Assignment ;
; Location ; ; ; GPIO_0[0] ; PIN_D25 ; QSF Assignment ;
; Location ; ; ; GPIO_0[10] ; PIN_N18 ; QSF Assignment ;
; Location ; ; ; GPIO_0[11] ; PIN_P18 ; QSF Assignment ;
; Location ; ; ; GPIO_0[12] ; PIN_G23 ; QSF Assignment ;
; Location ; ; ; GPIO_0[13] ; PIN_G24 ; QSF Assignment ;
; Location ; ; ; GPIO_0[14] ; PIN_K22 ; QSF Assignment ;
; Location ; ; ; GPIO_0[15] ; PIN_G25 ; QSF Assignment ;
; Location ; ; ; GPIO_0[16] ; PIN_H23 ; QSF Assignment ;
; Location ; ; ; GPIO_0[17] ; PIN_H24 ; QSF Assignment ;
; Location ; ; ; GPIO_0[18] ; PIN_J23 ; QSF Assignment ;
; Location ; ; ; GPIO_0[19] ; PIN_J24 ; QSF Assignment ;
; Location ; ; ; GPIO_0[1] ; PIN_J22 ; QSF Assignment ;
; Location ; ; ; GPIO_0[20] ; PIN_H25 ; QSF Assignment ;
; Location ; ; ; GPIO_0[21] ; PIN_H26 ; QSF Assignment ;
; Location ; ; ; GPIO_0[22] ; PIN_H19 ; QSF Assignment ;
; Location ; ; ; GPIO_0[23] ; PIN_K18 ; QSF Assignment ;
; Location ; ; ; GPIO_0[24] ; PIN_K19 ; QSF Assignment ;
; Location ; ; ; GPIO_0[25] ; PIN_K21 ; QSF Assignment ;
; Location ; ; ; GPIO_0[26] ; PIN_K23 ; QSF Assignment ;
; Location ; ; ; GPIO_0[27] ; PIN_K24 ; QSF Assignment ;
; Location ; ; ; GPIO_0[28] ; PIN_L21 ; QSF Assignment ;
; Location ; ; ; GPIO_0[29] ; PIN_L20 ; QSF Assignment ;
; Location ; ; ; GPIO_0[2] ; PIN_E26 ; QSF Assignment ;
; Location ; ; ; GPIO_0[30] ; PIN_J25 ; QSF Assignment ;
; Location ; ; ; GPIO_0[31] ; PIN_J26 ; QSF Assignment ;
; Location ; ; ; GPIO_0[32] ; PIN_L23 ; QSF Assignment ;
; Location ; ; ; GPIO_0[33] ; PIN_L24 ; QSF Assignment ;
; Location ; ; ; GPIO_0[34] ; PIN_L25 ; QSF Assignment ;
; Location ; ; ; GPIO_0[35] ; PIN_L19 ; QSF Assignment ;
; Location ; ; ; GPIO_0[3] ; PIN_E25 ; QSF Assignment ;
; Location ; ; ; GPIO_0[4] ; PIN_F24 ; QSF Assignment ;
; Location ; ; ; GPIO_0[5] ; PIN_F23 ; QSF Assignment ;
; Location ; ; ; GPIO_0[6] ; PIN_J21 ; QSF Assignment ;
; Location ; ; ; GPIO_0[7] ; PIN_J20 ; QSF Assignment ;
; Location ; ; ; GPIO_0[8] ; PIN_F25 ; QSF Assignment ;
; Location ; ; ; GPIO_0[9] ; PIN_F26 ; QSF Assignment ;
; Location ; ; ; GPIO_1[0] ; PIN_K25 ; QSF Assignment ;
; Location ; ; ; GPIO_1[10] ; PIN_N24 ; QSF Assignment ;
; Location ; ; ; GPIO_1[11] ; PIN_P24 ; QSF Assignment ;
; Location ; ; ; GPIO_1[12] ; PIN_R25 ; QSF Assignment ;
; Location ; ; ; GPIO_1[13] ; PIN_R24 ; QSF Assignment ;
; Location ; ; ; GPIO_1[14] ; PIN_R20 ; QSF Assignment ;
; Location ; ; ; GPIO_1[15] ; PIN_T22 ; QSF Assignment ;
; Location ; ; ; GPIO_1[16] ; PIN_T23 ; QSF Assignment ;
; Location ; ; ; GPIO_1[17] ; PIN_T24 ; QSF Assignment ;
; Location ; ; ; GPIO_1[18] ; PIN_T25 ; QSF Assignment ;
; Location ; ; ; GPIO_1[19] ; PIN_T18 ; QSF Assignment ;
; Location ; ; ; GPIO_1[1] ; PIN_K26 ; QSF Assignment ;
; Location ; ; ; GPIO_1[20] ; PIN_T21 ; QSF Assignment ;
; Location ; ; ; GPIO_1[21] ; PIN_T20 ; QSF Assignment ;
; Location ; ; ; GPIO_1[22] ; PIN_U26 ; QSF Assignment ;
; Location ; ; ; GPIO_1[23] ; PIN_U25 ; QSF Assignment ;
; Location ; ; ; GPIO_1[24] ; PIN_U23 ; QSF Assignment ;
; Location ; ; ; GPIO_1[25] ; PIN_U24 ; QSF Assignment ;
; Location ; ; ; GPIO_1[26] ; PIN_R19 ; QSF Assignment ;
; Location ; ; ; GPIO_1[27] ; PIN_T19 ; QSF Assignment ;
; Location ; ; ; GPIO_1[28] ; PIN_U20 ; QSF Assignment ;
; Location ; ; ; GPIO_1[29] ; PIN_U21 ; QSF Assignment ;
; Location ; ; ; GPIO_1[2] ; PIN_M22 ; QSF Assignment ;
; Location ; ; ; GPIO_1[30] ; PIN_V26 ; QSF Assignment ;
; Location ; ; ; GPIO_1[31] ; PIN_V25 ; QSF Assignment ;
; Location ; ; ; GPIO_1[32] ; PIN_V24 ; QSF Assignment ;
; Location ; ; ; GPIO_1[33] ; PIN_V23 ; QSF Assignment ;
; Location ; ; ; GPIO_1[34] ; PIN_W25 ; QSF Assignment ;
; Location ; ; ; GPIO_1[35] ; PIN_W23 ; QSF Assignment ;
; Location ; ; ; GPIO_1[3] ; PIN_M23 ; QSF Assignment ;
; Location ; ; ; GPIO_1[4] ; PIN_M19 ; QSF Assignment ;
; Location ; ; ; GPIO_1[5] ; PIN_M20 ; QSF Assignment ;
; Location ; ; ; GPIO_1[6] ; PIN_N20 ; QSF Assignment ;
; Location ; ; ; GPIO_1[7] ; PIN_M21 ; QSF Assignment ;
; Location ; ; ; GPIO_1[8] ; PIN_M24 ; QSF Assignment ;
; Location ; ; ; GPIO_1[9] ; PIN_M25 ; QSF Assignment ;
; Location ; ; ; HEX3[0] ; PIN_Y23 ; QSF Assignment ;
; Location ; ; ; HEX3[1] ; PIN_AA25 ; QSF Assignment ;
; Location ; ; ; HEX3[2] ; PIN_AA26 ; QSF Assignment ;
; Location ; ; ; HEX3[3] ; PIN_Y26 ; QSF Assignment ;
; Location ; ; ; HEX3[4] ; PIN_Y25 ; QSF Assignment ;
; Location ; ; ; HEX3[5] ; PIN_U22 ; QSF Assignment ;
; Location ; ; ; HEX3[6] ; PIN_W24 ; QSF Assignment ;
; Location ; ; ; HEX4[0] ; PIN_U9 ; QSF Assignment ;
; Location ; ; ; HEX4[1] ; PIN_U1 ; QSF Assignment ;
; Location ; ; ; HEX4[2] ; PIN_U2 ; QSF Assignment ;
; Location ; ; ; HEX4[3] ; PIN_T4 ; QSF Assignment ;
; Location ; ; ; HEX4[4] ; PIN_R7 ; QSF Assignment ;
; Location ; ; ; HEX4[5] ; PIN_R6 ; QSF Assignment ;
; Location ; ; ; HEX4[6] ; PIN_T3 ; QSF Assignment ;
; Location ; ; ; HEX5[0] ; PIN_T2 ; QSF Assignment ;
; Location ; ; ; HEX5[1] ; PIN_P6 ; QSF Assignment ;
; Location ; ; ; HEX5[2] ; PIN_P7 ; QSF Assignment ;
; Location ; ; ; HEX5[3] ; PIN_T9 ; QSF Assignment ;
; Location ; ; ; HEX5[4] ; PIN_R5 ; QSF Assignment ;
; Location ; ; ; HEX5[5] ; PIN_R4 ; QSF Assignment ;
; Location ; ; ; HEX5[6] ; PIN_R3 ; QSF Assignment ;
; Location ; ; ; HEX6[0] ; PIN_R2 ; QSF Assignment ;
; Location ; ; ; HEX6[1] ; PIN_P4 ; QSF Assignment ;
; Location ; ; ; HEX6[2] ; PIN_P3 ; QSF Assignment ;
; Location ; ; ; HEX6[3] ; PIN_M2 ; QSF Assignment ;
; Location ; ; ; HEX6[4] ; PIN_M3 ; QSF Assignment ;
; Location ; ; ; HEX6[5] ; PIN_M5 ; QSF Assignment ;
; Location ; ; ; HEX6[6] ; PIN_M4 ; QSF Assignment ;
; Location ; ; ; HEX7[0] ; PIN_L3 ; QSF Assignment ;
; Location ; ; ; HEX7[1] ; PIN_L2 ; QSF Assignment ;
; Location ; ; ; HEX7[2] ; PIN_L9 ; QSF Assignment ;
; Location ; ; ; HEX7[3] ; PIN_L6 ; QSF Assignment ;
; Location ; ; ; HEX7[4] ; PIN_L7 ; QSF Assignment ;
; Location ; ; ; HEX7[5] ; PIN_P9 ; QSF Assignment ;
; Location ; ; ; HEX7[6] ; PIN_N9 ; QSF Assignment ;
; Location ; ; ; I2C_SCLK ; PIN_A6 ; QSF Assignment ;
; Location ; ; ; I2C_SDAT ; PIN_B6 ; QSF Assignment ;
; Location ; ; ; IRDA_RXD ; PIN_AE25 ; QSF Assignment ;
; Location ; ; ; IRDA_TXD ; PIN_AE24 ; QSF Assignment ;
; Location ; ; ; KEY[0] ; PIN_G26 ; QSF Assignment ;
; Location ; ; ; KEY[1] ; PIN_N23 ; QSF Assignment ;
; Location ; ; ; KEY[2] ; PIN_P23 ; QSF Assignment ;
; Location ; ; ; KEY[3] ; PIN_W26 ; QSF Assignment ;
; Location ; ; ; LCD_BLON ; PIN_K2 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[0] ; PIN_J1 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[1] ; PIN_J2 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[2] ; PIN_H1 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[3] ; PIN_H2 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[4] ; PIN_J4 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[5] ; PIN_J3 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[6] ; PIN_H4 ; QSF Assignment ;
; Location ; ; ; LCD_DATA[7] ; PIN_H3 ; QSF Assignment ;
; Location ; ; ; LCD_EN ; PIN_K3 ; QSF Assignment ;
; Location ; ; ; LCD_ON ; PIN_L4 ; QSF Assignment ;
; Location ; ; ; LCD_RS ; PIN_K1 ; QSF Assignment ;
; Location ; ; ; LCD_RW ; PIN_K4 ; QSF Assignment ;
; Location ; ; ; OTG_ADDR[0] ; PIN_K7 ; QSF Assignment ;
; Location ; ; ; OTG_ADDR[1] ; PIN_F2 ; QSF Assignment ;
; Location ; ; ; OTG_CS_N ; PIN_F1 ; QSF Assignment ;
; Location ; ; ; OTG_DACK0_N ; PIN_C2 ; QSF Assignment ;
; Location ; ; ; OTG_DACK1_N ; PIN_B2 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[0] ; PIN_F4 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[10] ; PIN_K6 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[11] ; PIN_K5 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[12] ; PIN_G4 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[13] ; PIN_G3 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[14] ; PIN_J6 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[15] ; PIN_K8 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[1] ; PIN_D2 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[2] ; PIN_D1 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[3] ; PIN_F7 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[4] ; PIN_J5 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[5] ; PIN_J8 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[6] ; PIN_J7 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[7] ; PIN_H6 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[8] ; PIN_E2 ; QSF Assignment ;
; Location ; ; ; OTG_DATA[9] ; PIN_E1 ; QSF Assignment ;
; Location ; ; ; OTG_DREQ0 ; PIN_F6 ; QSF Assignment ;
; Location ; ; ; OTG_DREQ1 ; PIN_E5 ; QSF Assignment ;
; Location ; ; ; OTG_FSPEED ; PIN_F3 ; QSF Assignment ;
; Location ; ; ; OTG_INT0 ; PIN_B3 ; QSF Assignment ;
; Location ; ; ; OTG_INT1 ; PIN_C3 ; QSF Assignment ;
; Location ; ; ; OTG_LSPEED ; PIN_G6 ; QSF Assignment ;
; Location ; ; ; OTG_RD_N ; PIN_G2 ; QSF Assignment ;
; Location ; ; ; OTG_RST_N ; PIN_G5 ; QSF Assignment ;
; Location ; ; ; OTG_WR_N ; PIN_G1 ; QSF Assignment ;
; Location ; ; ; SD_CLK ; PIN_AD25 ; QSF Assignment ;
; Location ; ; ; SD_CMD ; PIN_Y21 ; QSF Assignment ;
; Location ; ; ; SD_DAT ; PIN_AD24 ; QSF Assignment ;
; Location ; ; ; SD_DAT3 ; PIN_AC23 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[0] ; PIN_AE4 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[10] ; PIN_V10 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[11] ; PIN_V9 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[12] ; PIN_AC7 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[13] ; PIN_W8 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[14] ; PIN_W10 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[15] ; PIN_Y10 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[16] ; PIN_AB8 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[17] ; PIN_AC8 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[1] ; PIN_AF4 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[2] ; PIN_AC5 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[3] ; PIN_AC6 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[4] ; PIN_AD4 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[5] ; PIN_AD5 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[6] ; PIN_AE5 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[7] ; PIN_AF5 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[8] ; PIN_AD6 ; QSF Assignment ;
; Location ; ; ; SRAM_ADDR[9] ; PIN_AD7 ; QSF Assignment ;
; Location ; ; ; SRAM_CE_N ; PIN_AC11 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[0] ; PIN_AD8 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[10] ; PIN_AE8 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[11] ; PIN_AF8 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[12] ; PIN_W11 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[13] ; PIN_W12 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[14] ; PIN_AC9 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[15] ; PIN_AC10 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[1] ; PIN_AE6 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[2] ; PIN_AF6 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[3] ; PIN_AA9 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[4] ; PIN_AA10 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[5] ; PIN_AB10 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[6] ; PIN_AA11 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[7] ; PIN_Y11 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[8] ; PIN_AE7 ; QSF Assignment ;
; Location ; ; ; SRAM_DQ[9] ; PIN_AF7 ; QSF Assignment ;
; Location ; ; ; SRAM_LB_N ; PIN_AE9 ; QSF Assignment ;
; Location ; ; ; SRAM_OE_N ; PIN_AD10 ; QSF Assignment ;
; Location ; ; ; SRAM_UB_N ; PIN_AF9 ; QSF Assignment ;
; Location ; ; ; SRAM_WE_N ; PIN_AE10 ; QSF Assignment ;
; Location ; ; ; TCK ; PIN_D14 ; QSF Assignment ;
; Location ; ; ; TCS ; PIN_A14 ; QSF Assignment ;
; Location ; ; ; TDI ; PIN_B14 ; QSF Assignment ;
; Location ; ; ; TDO ; PIN_F14 ; QSF Assignment ;
; Location ; ; ; TD_DATA[0] ; PIN_J9 ; QSF Assignment ;
; Location ; ; ; TD_DATA[1] ; PIN_E8 ; QSF Assignment ;
; Location ; ; ; TD_DATA[2] ; PIN_H8 ; QSF Assignment ;
; Location ; ; ; TD_DATA[3] ; PIN_H10 ; QSF Assignment ;
; Location ; ; ; TD_DATA[4] ; PIN_G9 ; QSF Assignment ;
; Location ; ; ; TD_DATA[5] ; PIN_F9 ; QSF Assignment ;
; Location ; ; ; TD_DATA[6] ; PIN_D7 ; QSF Assignment ;
; Location ; ; ; TD_DATA[7] ; PIN_C7 ; QSF Assignment ;
; Location ; ; ; TD_HS ; PIN_D5 ; QSF Assignment ;
; Location ; ; ; TD_RESET ; PIN_C4 ; QSF Assignment ;
; Location ; ; ; TD_VS ; PIN_K9 ; QSF Assignment ;
; Location ; ; ; UART_RXD ; PIN_C25 ; QSF Assignment ;
; Location ; ; ; UART_TXD ; PIN_B25 ; QSF Assignment ;
+----------+----------------+--------------+---------------+---------------+----------------+
+----------------------------------------------+
; Incremental Compilation Preservation Summary ;
+---------------------+------------------------+
; Type ; Value ;
+---------------------+------------------------+
; Placement (by node) ; ;
; -- Requested ; 0 / 4411 ( 0.00 % ) ;
; -- Achieved ; 0 / 4411 ( 0.00 % ) ;
; ; ;
; Routing (by net) ; ;
; -- Requested ; 0 / 0 ( 0.00 % ) ;
; -- Achieved ; 0 / 0 ( 0.00 % ) ;
+---------------------+------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Incremental Compilation Partition Settings ;
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
; Partition Name ; Partition Type ; Netlist Type Used ; Preservation Level Used ; Netlist Type Requested ; Preservation Level Requested ; Contents ;
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
; Top ; User-created ; Source File ; N/A ; Source File ; N/A ; ;
; hard_block:auto_generated_inst ; Auto-generated ; Source File ; N/A ; Source File ; N/A ; hard_block:auto_generated_inst ;
+--------------------------------+----------------+-------------------+-------------------------+------------------------+------------------------------+--------------------------------+
+------------------------------------------------------------------------------------------------------------+
; Incremental Compilation Placement Preservation ;
+--------------------------------+---------+-------------------+-------------------------+-------------------+
; Partition Name ; # Nodes ; # Preserved Nodes ; Preservation Level Used ; Netlist Type Used ;
+--------------------------------+---------+-------------------+-------------------------+-------------------+
; Top ; 4406 ; 0 ; N/A ; Source File ;
; hard_block:auto_generated_inst ; 5 ; 0 ; N/A ; Source File ;
+--------------------------------+---------+-------------------+-------------------------+-------------------+
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in W:/241ProjectForRealz/241Project2.pin.
+---------------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+-----------------------------+
; Resource ; Usage ;
+---------------------------------------------+-----------------------------+
; Total logic elements ; 3,630 / 33,216 ( 11 % ) ;
; -- Combinational with no register ; 3049 ;
; -- Register only ; 8 ;
; -- Combinational with a register ; 573 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 1807 ;
; -- 3 input functions ; 965 ;
; -- <=2 input functions ; 850 ;
; -- Register only ; 8 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 2863 ;
; -- arithmetic mode ; 759 ;
; ; ;
; Total registers* ; 581 / 34,593 ( 2 % ) ;
; -- Dedicated logic registers ; 581 / 33,216 ( 2 % ) ;
; -- I/O registers ; 0 / 1,377 ( 0 % ) ;
; ; ;
; Total LABs: partially or completely used ; 282 / 2,076 ( 14 % ) ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 104 / 475 ( 22 % ) ;
; -- Clock pins ; 8 / 8 ( 100 % ) ;
; Global signals ; 10 ;
; M4Ks ; 40 / 105 ( 38 % ) ;
; Total block memory bits ; 122,880 / 483,840 ( 25 % ) ;
; Total block memory implementation bits ; 184,320 / 483,840 ( 38 % ) ;
; Embedded Multiplier 9-bit elements ; 0 / 70 ( 0 % ) ;
; PLLs ; 1 / 4 ( 25 % ) ;
; Global clocks ; 10 / 16 ( 63 % ) ;
; JTAGs ; 0 / 1 ( 0 % ) ;
; ASMI blocks ; 0 / 1 ( 0 % ) ;
; CRC blocks ; 0 / 1 ( 0 % ) ;
; Average interconnect usage (total/H/V) ; 6% / 6% / 6% ;
; Peak interconnect usage (total/H/V) ; 31% / 31% / 31% ;
; Maximum fan-out node ; CLOCK_50~clkctrl ;
; Maximum fan-out ; 512 ;
; Highest non-global fan-out signal ; animation:ANIM|food_cntr[0] ;
; Highest non-global fan-out ; 141 ;
; Total fan-out ; 14720 ;
; Average fan-out ; 3.37 ;
+---------------------------------------------+-----------------------------+
* Register count does not include registers inside RAM blocks or DSP blocks.
+------------------------------------------------------------------------------------------------------+
; Fitter Partition Statistics ;
+---------------------------------------------+-----------------------+--------------------------------+
; Statistic ; Top ; hard_block:auto_generated_inst ;
+---------------------------------------------+-----------------------+--------------------------------+
; Difficulty Clustering Region ; Low ; Low ;
; ; ; ;
; Total logic elements ; 3630 / 33216 ( 10 % ) ; 0 / 33216 ( 0 % ) ;
; -- Combinational with no register ; 3049 ; 0 ;
; -- Register only ; 8 ; 0 ;
; -- Combinational with a register ; 573 ; 0 ;
; ; ; ;
; Logic element usage by number of LUT inputs ; ; ;
; -- 4 input functions ; 1807 ; 0 ;
; -- 3 input functions ; 965 ; 0 ;
; -- <=2 input functions ; 850 ; 0 ;
; -- Register only ; 8 ; 0 ;
; ; ; ;
; Logic elements by mode ; ; ;
; -- normal mode ; 2863 ; 0 ;
; -- arithmetic mode ; 759 ; 0 ;
; ; ; ;
; Total registers ; 581 ; 0 ;
; -- Dedicated logic registers ; 581 / 33216 ( 1 % ) ; 0 / 33216 ( 0 % ) ;
; -- I/O registers ; 0 ; 0 ;
; ; ; ;
; Total LABs: partially or completely used ; 282 / 2076 ( 13 % ) ; 0 / 2076 ( 0 % ) ;
; ; ; ;
; Virtual pins ; 0 ; 0 ;
; I/O pins ; 104 ; 0 ;
; Embedded Multiplier 9-bit elements ; 0 / 70 ( 0 % ) ; 0 / 70 ( 0 % ) ;
; Total memory bits ; 122880 ; 0 ;
; Total RAM block bits ; 184320 ; 0 ;
; PLL ; 0 / 4 ( 0 % ) ; 1 / 4 ( 25 % ) ;
; M4K ; 40 / 105 ( 38 % ) ; 0 / 105 ( 0 % ) ;
; Clock control block ; 9 / 20 ( 45 % ) ; 1 / 20 ( 5 % ) ;
; ; ; ;
; Connections ; ; ;
; -- Input Connections ; 63 ; 1 ;
; -- Registered Input Connections ; 62 ; 0 ;
; -- Output Connections ; 1 ; 63 ;
; -- Registered Output Connections ; 0 ; 0 ;
; ; ; ;
; Internal Connections ; ; ;
; -- Total Connections ; 14719 ; 65 ;
; -- Registered Connections ; 4626 ; 0 ;
; ; ; ;
; External Connections ; ; ;
; -- Top ; 0 ; 64 ;
; -- hard_block:auto_generated_inst ; 64 ; 0 ;
; ; ; ;
; Partition Interface ; ; ;
; -- Input Ports ; 19 ; 1 ;
; -- Output Ports ; 83 ; 1 ;
; -- Bidir Ports ; 2 ; 0 ;
; ; ; ;
; Registered Ports ; ; ;
; -- Registered Input Ports ; 0 ; 0 ;
; -- Registered Output Ports ; 0 ; 0 ;
; ; ; ;
; Port Connectivity ; ; ;
; -- Input Ports driven by GND ; 0 ; 0 ;
; -- Output Ports driven by GND ; 0 ; 0 ;
; -- Input Ports driven by VCC ; 0 ; 0 ;
; -- Output Ports driven by VCC ; 0 ; 0 ;
; -- Input Ports with no Source ; 0 ; 0 ;
; -- Output Ports with no Source ; 0 ; 0 ;
; -- Input Ports with no Fanout ; 0 ; 0 ;
; -- Output Ports with no Fanout ; 0 ; 0 ;
+---------------------------------------------+-----------------------+--------------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; CLOCK_50 ; N2 ; 2 ; 0 ; 18 ; 0 ; 71 ; 0 ; yes ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[0] ; N25 ; 5 ; 65 ; 19 ; 0 ; 8 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[10] ; N1 ; 2 ; 0 ; 18 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[11] ; P1 ; 1 ; 0 ; 18 ; 3 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[12] ; P2 ; 1 ; 0 ; 18 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[13] ; T7 ; 1 ; 0 ; 11 ; 0 ; 27 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[14] ; U3 ; 1 ; 0 ; 12 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[15] ; U4 ; 1 ; 0 ; 12 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[16] ; V1 ; 1 ; 0 ; 12 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[17] ; V2 ; 1 ; 0 ; 12 ; 3 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[1] ; N26 ; 5 ; 65 ; 19 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[2] ; P25 ; 6 ; 65 ; 19 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[3] ; AE14 ; 7 ; 33 ; 0 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[4] ; AF14 ; 7 ; 33 ; 0 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[5] ; AD13 ; 8 ; 33 ; 0 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[6] ; AC13 ; 8 ; 33 ; 0 ; 3 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[7] ; C13 ; 3 ; 31 ; 36 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[8] ; B13 ; 4 ; 31 ; 36 ; 0 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
; SW[9] ; A13 ; 4 ; 31 ; 36 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; Off ; User ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
; HEX0[0] ; AF10 ; 8 ; 24 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX0[1] ; AB12 ; 8 ; 24 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX0[2] ; AC12 ; 8 ; 24 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX0[3] ; AD11 ; 8 ; 27 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX0[4] ; AE11 ; 8 ; 27 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX0[5] ; V14 ; 8 ; 27 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX0[6] ; V13 ; 8 ; 27 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX1[0] ; V20 ; 6 ; 65 ; 3 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX1[1] ; V21 ; 6 ; 65 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX1[2] ; W21 ; 6 ; 65 ; 4 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX1[3] ; Y22 ; 6 ; 65 ; 4 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX1[4] ; AA24 ; 6 ; 65 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX1[5] ; AA23 ; 6 ; 65 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX1[6] ; AB24 ; 6 ; 65 ; 5 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX2[0] ; AB23 ; 6 ; 65 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX2[1] ; V22 ; 6 ; 65 ; 6 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX2[2] ; AC25 ; 6 ; 65 ; 6 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX2[3] ; AC26 ; 6 ; 65 ; 6 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX2[4] ; AB26 ; 6 ; 65 ; 7 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX2[5] ; AB25 ; 6 ; 65 ; 7 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; HEX2[6] ; Y24 ; 6 ; 65 ; 7 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[0] ; AE22 ; 7 ; 59 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[1] ; AF22 ; 7 ; 59 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[2] ; W19 ; 7 ; 59 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[3] ; V18 ; 7 ; 59 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[4] ; U18 ; 7 ; 57 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[5] ; U17 ; 7 ; 57 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[6] ; AA20 ; 7 ; 57 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[7] ; Y18 ; 7 ; 57 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDG[8] ; Y12 ; 8 ; 29 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[0] ; AE23 ; 7 ; 63 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[10] ; AA13 ; 7 ; 35 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[11] ; AC14 ; 7 ; 35 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[12] ; AD15 ; 7 ; 35 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[13] ; AE15 ; 7 ; 35 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[14] ; AF13 ; 8 ; 31 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[15] ; AE13 ; 8 ; 31 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[16] ; AE12 ; 8 ; 31 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[17] ; AD12 ; 8 ; 31 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[1] ; AF23 ; 7 ; 63 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[2] ; AB21 ; 7 ; 63 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[3] ; AC22 ; 7 ; 63 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[4] ; AD22 ; 7 ; 61 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[5] ; AD23 ; 7 ; 61 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[6] ; AD21 ; 7 ; 61 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[7] ; AC21 ; 7 ; 61 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[8] ; AA14 ; 7 ; 37 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; LEDR[9] ; Y13 ; 7 ; 37 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_BLANK ; D6 ; 3 ; 11 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[0] ; J13 ; 3 ; 24 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[1] ; J14 ; 3 ; 24 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[2] ; F12 ; 3 ; 27 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[3] ; G12 ; 3 ; 27 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[4] ; J10 ; 3 ; 27 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[5] ; J11 ; 3 ; 27 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[6] ; C11 ; 3 ; 29 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[7] ; B11 ; 3 ; 29 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[8] ; C12 ; 3 ; 29 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_B[9] ; B12 ; 3 ; 29 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_CLK ; B8 ; 3 ; 16 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[0] ; B9 ; 3 ; 20 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[1] ; A9 ; 3 ; 20 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[2] ; C10 ; 3 ; 20 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[3] ; D10 ; 3 ; 20 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[4] ; B10 ; 3 ; 22 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[5] ; A10 ; 3 ; 22 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[6] ; G11 ; 3 ; 22 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[7] ; D11 ; 3 ; 22 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[8] ; E12 ; 3 ; 24 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_G[9] ; D12 ; 3 ; 24 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_HS ; A7 ; 3 ; 11 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[0] ; C8 ; 3 ; 14 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[1] ; F10 ; 3 ; 14 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[2] ; G10 ; 3 ; 14 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[3] ; D9 ; 3 ; 16 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[4] ; C9 ; 3 ; 16 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[5] ; A8 ; 3 ; 16 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[6] ; H11 ; 3 ; 18 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[7] ; H12 ; 3 ; 18 ; 36 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[8] ; F11 ; 3 ; 18 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_R[9] ; E10 ; 3 ; 18 ; 36 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_SYNC ; B7 ; 3 ; 11 ; 36 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; VGA_VS ; D8 ; 3 ; 14 ; 36 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
+-----------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
; PS2_CLK ; D26 ; 5 ; 65 ; 31 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
; PS2_DAT ; C24 ; 5 ; 65 ; 32 ; 3 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; 3.3-V LVTTL ; 24mA ; Off ; User ; 0 pF ; - ; - ;
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+------+----------------------+---------------------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 7 / 64 ( 11 % ) ; 3.3V ; -- ;
; 2 ; 4 / 59 ( 7 % ) ; 3.3V ; -- ;
; 3 ; 36 / 56 ( 64 % ) ; 3.3V ; -- ;
; 4 ; 2 / 58 ( 3 % ) ; 3.3V ; -- ;
; 5 ; 4 / 65 ( 6 % ) ; 3.3V ; -- ;
; 6 ; 16 / 59 ( 27 % ) ; 3.3V ; -- ;
; 7 ; 24 / 58 ( 41 % ) ; 3.3V ; -- ;
; 8 ; 14 / 56 ( 25 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; A2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A3 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A4 ; 484 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A5 ; 482 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A6 ; 479 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A7 ; 465 ; 3 ; VGA_HS ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A8 ; 457 ; 3 ; VGA_R[5] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A9 ; 451 ; 3 ; VGA_G[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A10 ; 447 ; 3 ; VGA_G[5] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A11 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A13 ; 430 ; 4 ; SW[9] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; A14 ; 427 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; A16 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A17 ; 412 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A18 ; 406 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A19 ; 394 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A20 ; 390 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A21 ; 382 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A22 ; 379 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A23 ; 378 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; A24 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; A25 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AA1 ; 107 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA2 ; 106 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA3 ; 117 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA4 ; 116 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA5 ; 120 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA6 ; 130 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA7 ; 129 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA8 ; ; ; VCCA_PLL1 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; AA9 ; 152 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA10 ; 153 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA11 ; 155 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA12 ; 179 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA13 ; 192 ; 7 ; LEDR[10] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AA14 ; 194 ; 7 ; LEDR[8] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AA15 ; 197 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA16 ; 209 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA17 ; 219 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA18 ; 220 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AA19 ; ; ; VCCA_PLL4 ; power ; ; 1.2V ; -- ; ; -- ; -- ;
; AA20 ; 230 ; 7 ; LEDG[6] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AA21 ; ; ; GND_PLL4 ; gnd ; ; ; -- ; ; -- ; -- ;
; AA22 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AA23 ; 256 ; 6 ; HEX1[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AA24 ; 255 ; 6 ; HEX1[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AA25 ; 266 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AA26 ; 267 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB1 ; 115 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB2 ; 114 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB3 ; 126 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB4 ; 127 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AB5 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB6 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB7 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB8 ; 147 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB9 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB10 ; 154 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB11 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB12 ; 171 ; 8 ; HEX0[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AB13 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB14 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB15 ; 198 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB16 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB17 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB18 ; 215 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB19 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AB20 ; 225 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AB21 ; 242 ; 7 ; LEDR[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AB22 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AB23 ; 258 ; 6 ; HEX2[0] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AB24 ; 257 ; 6 ; HEX1[6] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AB25 ; 263 ; 6 ; HEX2[5] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AB26 ; 262 ; 6 ; HEX2[4] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AC1 ; 119 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC2 ; 118 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC3 ; 128 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC4 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AC5 ; 133 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC6 ; 134 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC7 ; 143 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC8 ; 148 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC9 ; 163 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC10 ; 164 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC11 ; 168 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC12 ; 172 ; 8 ; HEX0[2] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC13 ; 185 ; 8 ; SW[6] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC14 ; 191 ; 7 ; LEDR[11] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC15 ; 199 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC16 ; 202 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC17 ; 207 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC18 ; 216 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC19 ; 222 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC20 ; 226 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AC21 ; 237 ; 7 ; LEDR[7] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC22 ; 241 ; 7 ; LEDR[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AC23 ; 245 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AC24 ; ; ; NC ; ; ; ; -- ; ; -- ; -- ;
; AC25 ; 260 ; 6 ; HEX2[2] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AC26 ; 261 ; 6 ; HEX2[3] ; output ; 3.3-V LVTTL ; ; Row I/O ; Y ; no ; Off ;
; AD1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AD2 ; 122 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD3 ; 123 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD4 ; 135 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD5 ; 136 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD6 ; 139 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD7 ; 140 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD8 ; 149 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD9 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AD10 ; 167 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD11 ; 173 ; 8 ; HEX0[3] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD12 ; 181 ; 8 ; LEDR[17] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD13 ; 186 ; 8 ; SW[5] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD14 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AD15 ; 190 ; 7 ; LEDR[12] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD16 ; 201 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD17 ; 208 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD18 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AD19 ; 221 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AD20 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AD21 ; 238 ; 7 ; LEDR[6] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD22 ; 240 ; 7 ; LEDR[4] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD23 ; 239 ; 7 ; LEDR[5] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AD24 ; 249 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD25 ; 248 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AD26 ; ; 6 ; VCCIO6 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AE1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AE2 ; 124 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AE3 ; 125 ; 1 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AE4 ; 131 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE5 ; 137 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE6 ; 150 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE7 ; 157 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE8 ; 159 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE9 ; 165 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE10 ; 169 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE11 ; 174 ; 8 ; HEX0[4] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE12 ; 182 ; 8 ; LEDR[16] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE13 ; 183 ; 8 ; LEDR[15] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE14 ; 188 ; 7 ; SW[3] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE15 ; 189 ; 7 ; LEDR[13] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE16 ; 200 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE17 ; 206 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE18 ; 212 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE19 ; 214 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE20 ; 224 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE21 ; 228 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AE22 ; 236 ; 7 ; LEDG[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE23 ; 244 ; 7 ; LEDR[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AE24 ; 247 ; 6 ; ~LVDS150p/nCEO~ ; output ; 3.3-V LVTTL ; ; Row I/O ; N ; no ; Off ;
; AE25 ; 246 ; 6 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; AE26 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF2 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF3 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF4 ; 132 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF5 ; 138 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF6 ; 151 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF7 ; 158 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF8 ; 160 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF9 ; 166 ; 8 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF10 ; 170 ; 8 ; HEX0[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF11 ; ; 8 ; VCCIO8 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF12 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF13 ; 184 ; 8 ; LEDR[14] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF14 ; 187 ; 7 ; SW[4] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF15 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; AF16 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF17 ; 205 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF18 ; 211 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF19 ; 213 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF20 ; 223 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF21 ; 227 ; 7 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; AF22 ; 235 ; 7 ; LEDG[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF23 ; 243 ; 7 ; LEDR[1] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; AF24 ; ; 7 ; VCCIO7 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; AF25 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; B1 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; B2 ; 2 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; B3 ; 3 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
; B4 ; 483 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B5 ; 481 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B6 ; 480 ; 3 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B7 ; 466 ; 3 ; VGA_SYNC ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B8 ; 458 ; 3 ; VGA_CLK ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B9 ; 452 ; 3 ; VGA_G[0] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B10 ; 448 ; 3 ; VGA_G[4] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B11 ; 435 ; 3 ; VGA_B[7] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B12 ; 433 ; 3 ; VGA_B[9] ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B13 ; 429 ; 4 ; SW[8] ; input ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
; B14 ; 428 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B15 ; 420 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B16 ; 419 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B17 ; 411 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B18 ; 405 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B19 ; 393 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B20 ; 389 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B21 ; 381 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B22 ; 380 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; B23 ; 377 ; 4 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;